http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
슬라이딩 상관기를 적용한 디지털 직접대역확산 송수신기의 설계 및 성능분석
김성철,진고환,Kim, Seong-Cheol,Jin, Go-Whan 한국정보통신학회 2012 한국정보통신학회논문지 Vol.16 No.9
In this paper, we design the sliding correlator SS transceiver which supports short message service. We also analyze the PN code acquisition circuit that is essential for spread spectrum receiver. Using Maxplus II tool provided by altera Co., Ltd, we have designed PN code generator, and sliding correlator for PN code acquisition. Then, they have been made into FPGA by way of EPM7064SLC44-10 - a chip of Altera Co., Ltd. Additionally, we have designed delay clock circuit which is faster than the clock of Tx PN clock, designed switching circuit to control the clock rate and data demodulation circuit. The performance of the transceiver is evaluated from the experimental results. Especially, the performance of PN code acquisition accomplished by sliding correlator which is very important to evaluate spread spectrum receiver is evaluated with the comparison of the lock states. 본 논문에서는 sliding상관기를 적용한 단문 메세지 서비스를 위한 대역확산 송수신기를 설계하고 대역확산 수신기에서 필수적인 PN코드 동기회로에 대한 성능을 분석하였다. 대역확산 시스템에 대한 이론적인 분석과 대역확산 수신기에 있어서 중요한 PN 코드 동기 회로에 대한 분석을 토대로 PN 코드 발생기, 클럭 발생을 위한 분주회로, 수신기에서의 PN 코드의 상관을 위한 슬라이딩 상관기 등을 Altera사의 칩 EPM7064 SLC44-10을 사용하여 FPGA화하였으며 디지털 설계가 용이하지 않은 주변회로인 슬라이딩 상관기에 필요한 PN코드 지연 클럭 발생회로, 동기 스위치제어회로, 데이터복조회로를 설계하여 전체적인 송수신기회로를 설계하였다. 설계된 회로를 실험을 통하여 송수신기의 성능을 평가 관찰하였다. 특히, 수신기에 있어서 역 확산을 위한 PN 신호의 동기과정의 성능 즉, 동기가 이루어 졌을 때의 동기 탐색/유지신호와 동기가 이루어지지 않았을 때의 게이트 지연시간으로 인한 동기 탐색/유지신호등의 결과를 통해 성능을 평가하였다. 슬라이딩 상관기의 경우 코드 동기를 위한 시간이 송수신 PN 코드의 불확정성이 클 경우 상당히 큼을 알 수 있었다.
주파수도약 대역확산시스템을 위한 디지털 위상고정루프의 설계 및 성능분석
김성철,Kim, Seong-Cheol 한국정보통신학회 2010 한국정보통신학회논문지 Vol.14 No.5
주파수 도약 대역확산시스템에서의 광대역 주파수 도약을 위해 주파수 합성기가 널리 이용된다. 이와 같은 주파수 도약 대역확산 송수신기에서의 도약 주파수를 발생시키는 주파수 합성기는 PLL에 의해 실현된다. 따라서 논문에서는 정교한 반송파 발생, 수신기에서의 반송파동기 등을 위해 널리 이용되는 디지털 위상고정루프를 설계하고 결과를 분석하였다. 디지털 위상비교기, 루프필터, DCO 등 디지털 위상고정루프를 구성하는 기본 요소를 소개하였다. 또한 구현된 각 구성요소에 대한 시뮬레이션 결과와 특성들에 대한 분석이 이루어 졌다. 기준입력신호와 DCO의 출력신호의 위상차에 의한 특성을 분석하였다. 루프가 고정이 되었을 때 루프필터의 N값이 이웃하는 값 사이에서 토글되는 현상을 나타내며 이는 출력신호에 위상 지터를 초래한다. 이는 DCO의 클럭인 fc를 증가시키므로 해결이 가능하다. In this paper, Frequency Synthesizer which is widely used for FH-SS system is proposed and the experimental results are analyzed. The performance of the DPLL(Digital Phase-Locked-Loop), which is the main part of the Synthesizer is analyzed by the computer program. Using Maxplus-II tool provided by altera. co., ltd, each part of the DPLL is designed and all of them is integrated into EPM7064SLC44-10 chip. And the simulation results are compared with the characteristics of the implemented circuits for analysis. And the experiential results show that the N value of the loop filter is toggled to adjacent N value, which result in phase jitter of the output. It can be resolved by increasing DCO(Digital Controlled oscillator) clock rate.
김성철,Kim, Seong-Cheol 에너지절약전문기업협회 2008 esco Vol.52 No.-
본 논문에서는 새로운 수요관리 자원으로 대두되고 있는 조광제어의 잠재량과 가치평가, 활용방안을 제시하고자 한다. 현재 전력IT 기술이 발전하고 있으며 이는 수요관리 분야에도 많은 기회를 제공하고 있다. 특히 조광제어는 실시간 요금이 변하는 전력시장에서 전력IT 기술을 통해 그 가치를 드러내고 있다. 또한 본 논문에서는 조광자원이 변화하고 있는 전력산업 환경에서, 효율향상 뿐 아니라 부하관리 측면에서도 매우 효과적인 수요자원임을 검증코자 한다.
음성대역에서 FIR필터에 의한 최대 채널화에 관한 연구
김성철,박경호,Kim, Seong-Cheol,Park, Kyung-Ho 한국정보통신학회 2007 한국정보통신학회논문지 Vol.11 No.8
현재 정보사회는 다양한 정보를 멀티미디어 환경에서 이용자가 편리한 서비스를 제공받게 된다. 이러한 신호를 처리하는데 디지털화는 필수적이다. 또한 부족한 주파수의 자원을 효율적으로 이용하는 필터 기술 또한 더욱 요구되어지고 있다. 본 논문에서는 저주파 음성 대 역에서의 FIR 디지털 대역 통과 필터를 협대역으로 설계하고 설계된 필터를 DSP Kit를 이용, 실험 검증하고자 한다. Users are offered by the multimedia service of various information on current information-oriented society. The digitize became essential that process of various data is not to selected. Also, Filter technology is required to use the lacking frequency resources efficiently. This paper designs FIR digital band-pass filter of the voice band by narrow band pass filter md verify the characteristics of filter to use by the DSP practice SET.