RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제
      • 좁혀본 항목 보기순서

        • 원문유무
        • 원문제공처
          펼치기
        • 등재정보
          펼치기
        • 학술지명
          펼치기
        • 주제분류
          펼치기
        • 발행연도
          펼치기
        • 작성언어
        • 저자
          펼치기

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • GIS를 이용한 방음벽의 설계풍하중 산정방법

        이동호,최세휴,Lee, Dong-Ho,Choi, Se-Hyu 한국공간정보학회 2015 한국공간정보학회지 Vol.23 No.5

        최근 국지적 강품 및 태풍에 의한 방음벽의 변형 또는 파괴가 증가하고 있다. 본 연구에서는 1:5,000 수치지형도를 바탕으로 공간정보분석을 이용하여 방음벽의 설계풍하중 산정방법을 제시하였으며 실제 적용사례와 비교분석 하였다. GIS를 이용한 정량적인 평가 결과 건축물이 밀집한 도심지 구간은 지표조도가 III으로, 건물이 상대적으로 적은 교외지역에서는 지표조도가 II로, 개활지와 전형적인 농가밀집 지역은 지표조도가 I로 판정되는 등 실제 지표의 상태를 반영한 방음벽의 풍하중을 산정 할 수 있었다. 본 연구에서 제시한 정량적인 GIS 분석을 방음벽의 내풍설계에 반영한다면, 설계자의 주관에 따라 풍하중이 변화되는 기존의 문제점을 완화하여 보다 합리적인 내풍설계가 이루어 질 수 있을 것으로 판단된다. Recently deformed or destroyed of soundproof wall by local winds and typhoon has increased. This research proposed the estimation method of the design wind load of soundproof wall using spatial information analysis based on 1:5,000 digital map and performed comparative analysis with actual application cases. According to the result of quantitative evaluation using GIS, the surface roughness in the downtown area packed with buildings was III and the surface roughness in the suburban district with a relatively small number of buildings was II and the surface roughness in the district packed with open areas and typical farmhouses was I. This shows that the wind load of the soundproof walls reflecting the actual surface conditions was estimated. If the quantitative GIS analysis presented in this study is applied to wind-resistant design of soundproof walls, it is supposed that this will be helpful in more rational wind-resistant design by remedying the existing problem in which the wind load varies depending on designer's subjectivity.

      • KCI등재

        무선 네트워크에서 최소 전력 브로드캐스트를 위한 트리 기반 탐욕 알고리즘

        이동호,장길웅,Lee, Dong-ho,Jang, Kil-woong 한국정보통신학회 2017 한국정보통신학회논문지 Vol.21 No.5

        유선 네트워크와 달리 무선 네트워크 환경에서의 브로드캐스팅은 단일 전송으로 다수의 노드로 데이터를 한 번에 송신할 수 있다. 무선 네트워크에서 노드의 전방향 브로드캐스팅은 인접한 모든 노드에게 동시에 도달한다. 본 논문에서는 무선 네트워크에서 브로드캐스팅 시 전체 송신 전력을 최소화하는 최소 전력 브로드캐스팅 문제를 해결하기 위한 탐욕 알고리즘을 제안한다. 제안된 알고리즘은 각 노드의 최대 전송 범위 내에서 메시지를 전송할 수 있는 노드의 집합인 이웃 노드 리스트를 이용하여 데이터를 수신한 송신 노드 중 이웃 노드를 가장 많이 가지고 있는 노드가 우선적으로 이웃 노드로 데이터를 전송한다. 제안된 알고리즘은 컴퓨터 시뮬레이션을 이용하여 성능평가가 이루어졌으며, 네트워크상의 모든 노드로 브로드캐스팅 시 소요되는 송신 전력과 브로드캐스팅 횟수의 관점에서 기존의 알고리즘과 비교하였다. 실험 결과에서 제안된 알고리즘은 기존의 알고리즘보다 성능이 우수함을 보인다. Unlike wired networks, broadcasting in wireless networks can transmit data to several nodes at a time in a single transmission. The omnidirectional broadcasting of node in wireless networks simultaneously reaches all neighboring nodes. In this paper, we propose a greedy algorithm to solve the minimum power broadcasting problem that minimizes the total transmission power when broadcasting in wireless networks. The proposed algorithm uses a neighborhood list which is a set of nodes that can transmit messages within the maximum transmission range of each node, and among the transmitting nodes that have received the data, the node having the largest number of the neighboring nodes firstly transmits the data to neighboring node. The performance of the proposed algorithm was evaluated by computer simulation, and was compared with existing algorithms in terms of total transmission power and broadcasting frequency for broadcasting to all nodes. Experiment results show that the proposed algorithm outperforms the conventional algorithms.

      • 멀티 세그먼트 곱셈 기반 저비용 타원곡선 암호 프로세서

        이동호,LEE Dong-Ho 대한전자공학회 2005 電子工學會論文誌-SD (Semiconductor and devices) Vol.42 No.8

        본 논문에서는 효율적인 $GF(2^m)$ 멀티 세그먼트 곱셈 연산 구조를 제안하고 제안된 구조의 타원곡선 암호 프로세서 설계 응용을 연구한다. 제안된 멀티 세그먼트 곱셈 연산 구조는 유한체 크기 m에 비하여 아주 작은 워드 조합 곱셈기를 이용하여 부분곱을 계산하고 거의 모든 내부 버스는 워드 크기이며 m 비트 멀티플렉서와 m 비트 레지스터를 하나만 사용한다. 따라서 조합 곱셈기의 워드 크기 w를 줄이고 세그먼트 수 k를 크게 하여 전체 데이터패스 자원 사용량이 최소화할 수 있다. 제안된 곱셈기는 디지트 시리얼 곱셈기로 구현된 ECC 프로세서와 비교할 때 이론적으로 자원 효율성이 우수하다 암호 프로세서의 자원 사용량은 구현에 필요한 기본 하드웨어 요소 수뿐만 아니라 구성 요소들의 배치와 연결 상태에도 의존한다. 제안된 프로세서의 실질적인 자원사용량을 디지트 시리얼 곱셈기 기반 암호 프로세서와 비교하기 위하여 두 종류의 프로세서를 FPGA 상에 구현하였다. 실험 결과로 제안된 멀티 세그먼트 곱셈기 기반 EU 프로세서는 유사한 성능을 가지는 디지트 시리얼 곱셈기 기반 EU 프로세서보다 자원 사용면에서 2배 정도 우수함을 보였다. In this paper, we propose an efficient $GF(2^m)$ multi-segment multiplier architecture and study its application to elliptic curve cryptography processors. The multi-segment based ECC datapath has a very small combinational multiplier to compute partial products, most of its internal data buses are word-sized, and it has only a single m bit multiplexer and a single m bit register. Hence, the resource requirements of the proposed ECC datapath can be minimized as the segment number increases and word-size is decreased. Hence, as compared to the ECC processor based on digit-serial multiplication, the proposed ECC datapath is more efficient in resource usage. The resource requirement of ECC Processor implementation depends not only on the number of basic hardware components but also on the complexity of interconnection among them. To show the realistic area efficiency of proposed ECC processors, we implemented both the ECC processors based on the proposed multi-segment multiplication and digit serial multiplication and compared their FPGA resource usages. The experimental results show that the Proposed multi-segment multiplication method allows to implement ECC coprocessors, requiring about half of FPGA resources as compared to digit serial multiplication.

      • KCI등재

        전기도금 방법으로 제작한 코일을 이용한 초소형 발전기의 특성분석

        이동호,김성일,김영환,김용태,박민철,이창우,백창욱,Lee, Dong-Ho,Kim, Seong-Il,Kim, Young-Hwan,Kim, Yong-Tae,Park, Min-Chul,Lee, Chang-Woo,Baek, Chang-Wook 한국마이크로전자및패키징학회 2006 마이크로전자 및 패키징학회지 Vol.13 No.3

        We have designed and fabricated micro power generators by electroplating which is important in MEMS(micro electro mechanical system) technique. We have electroplated MEMS coils on the glass substrates and have chosen one of these coils for experiments. The thickness, width, and length of the coil are $7{\mu}m,\;20{\mu}m$, and 1.6 m, respectively. We have analyzed the structure of MEMS coil by SEM. We have made a vibrating system for reproducible results in measurement. With reciprocating a magnet on the surface of a fabricated winding coil, the micro power generator produce an alternating voltage. We have changed the vibrational frequency from 0.5 Hz to 8 Hz. The generated voltage was 106 mV at 3 Hz and 198 mV at 6 Hz. We aim at the micro power generator which can change vibration energy to useful electric energy. 전기도금 방법으로 유리기판 위에 제작한 코일과 영구자석을 이용하여 초소형발전기를 제작하였다. 여러 크기의 코일 구조를 설계한 마스크를 제작하고, 이를 이용하여 MEMS 코일을 제작하였다. 그 중 두께가 $7{\mu}m$ 선폭이 $20{\mu}m$ 길이가 1.6 m인 코일을 선택하여 실험하였다. 광학현미경과 SEM을 사용하여 제작된 코일의 구조를 분석하였다. 또한 모터의 회전운동을 진동운동과 유사한 선형운동으로 변환하는 진동발생시스템을 제작하였고, 자석과 코일을 진동발생장치에 설치하고 진동을 발생시키면 교류 전압이 발생한다. 0.5Hz에서 8Hz까지 진동주파수를 변화시켜 특성을 측정하였다. 발생된 전압은 3Hz에서 106mV가 발생하였고, 6Hz에서 198mV가 발생하였다. 본 연구의 목적은 쓸모없이 버려지는 진동에너지를 유용한 전기에너지로 변환하는 초소형발전기 소자를 제작하는 것이다.

      • 변형된 4스텝 써치를 이용한 블럭정합 움직임 추정 및 보상 알고리즘의 VLSI 구조 설계

        이동호,Lee, Dong-Ho 대한전자공학회 1998 電子工學會論文誌, S Vol.s35 No.9

        본 논문에서는 기존 고속 블럭 알고리즘보다 성능이 우수하고 하드웨어 구현에 적합한 새로운 MFSS(Modified Four-Step Search) 알고리즘을 제안한다. 제안하는 알고리즘의 추정 과정은 일정한 규칙을 갖기 때문에 하드웨어 구현에 적합하고, 모의실험을 통해 거의 FS(Full Search) 성능에 근접할 정도로 기존의 고속 움직임 추정 알고리즘보다 성능의 우수함을 확인하였다. 본 논문에서는 이러한 MFSS(Modified Four-Step Search) 움직임 추정 및 보상기 설계에서 중요한 고려 사항은 설계 결과의 하드웨어적인 크기와 출력이 나오기 까지의 필요한 지연 시간인데, 본 논문에서는 9개의 PE(Process Element)만을 이용하여 구현함으로써 전체 로직의 양을 최적화 하였고, 움직임 추정기와 보상기를 결합함으로써 메모리를 공유하고 필요한 지연시간도 줄이는 구조를 제안한다. This paper proposes a new fast block-matching algorithm, named MFSS(Modified Four-Step Search) algorithm, which has better performance and is more adequate for hardware realization than the existing fast algorithms. The proposed algorithm is suitable for hardware realization since it has a unique regularity during the search procedure. It is shown from simulation results that its performance is close to that of FS(Full Search) algorithm. This paper also proposes a VLSI architecture and presents some design results of a motion estimator and compensator which adopted the MFSS algorithm. The important aspects considered in designing a motion estimator and compensator are hardware complexity of design results, and total delay needed to generate the motion compensated data after finding the motion vectors. Hardware complexity is minimized by using just nine PE(Process Element)'s, and total delay is minimized by sharing search memory of the motion estimator and compensator.

      • KCI등재

        PCB 4층 사각코일과 Nd 자석을 이용한 초소형발전기의 특성

        이동호,김성일,이윤표,장영수,Lee, Dong-Ho,Kim, Seong-Il,Lee, Yoon-Pyo,Chang, Young-Soo 한국마이크로전자및패키징학회 2007 마이크로전자 및 패키징학회지 Vol.14 No.4

        We designed and fabricated square coils of 4 layered structure on a PCB board. The size of the coils were $1{\times}1cm^2\;and\;$2{\times}2cm^2$. The line width of the fabricated coils was $100{\mu}m$. By reciprocating a magnet on the surface of a fabricated square coil which is composed of 4 layers, an alternating output voltage was obtained. We changed the vibrational frequency from 0.5 to 7 Hz. The generated voltages were 62 mV at $1{\times}1cm^2$ and 245 mV at $2{\times}2cm^2$ when 5.5 Hz frequency. We rectified and stepped up the output voltage using a quadrupler circuit and $2{\times}2cm^2$ coil. Before using the step up circuit, the measured voltage was 320 mV at 7 Hz. After using the step up circuit, the measured voltage was 400 mV at 7 Hz. PCB제작방법으로 제작한 4층 사각코일과 Nd 영구자석을 이용하여 초소형발전기를 제작하였다. 선폭이 $100{\mu}m$로 제작된 4층 사각코일의 크기는 두께가 1.6 mm 면적이 $1{\times}1cm^2$ 와 $2{\times}2cm^2$이다. 진동발생장치를 제작하고 코일위에서 Nd 영구자석을 수평으로 움직여 교류전압을 발생시켰다. 진동수를 0.5 Hz에서 7 Hz까지 변화시키면서 전압 값을 측정하였다. 5.5 Hz의 진동을 발생시켜 $1{\times}1cm^2$의 크기의 코일에서 62 mV의 교류전압이 발생하였고 $2{\times}2cm^2$의 크기의 코일에서 245 mV의 교류전압이 발생하였다. 7 Hz의 진동수에서 $2{\times}2cm^2$의 크기의 코일에서 320 mV의 교류전압이 발생하였고 채배정류회로를 이용할 때는 7 Hz의 진동수에서 400 mV의 직류전압이 발생하였다.

      • KCI등재

        개선된 Least Square Estimation을 이용한 영상 보간 방법

        이동호,나승재,Lee Dong Ho,Na Seung Je 한국통신학회 2004 韓國通信學會論文誌 Vol.29 No.10C

        기존의 LSE(Least Square Estimation)를 이용한 영상보간 방법은 다른 방법들 보다 고주파 성분인 에지 부분의 보간 성능이 뛰어나고 월등한 주관적 화질의 향상을 보인다. 하지만 같은 고주파 성분인 잡음 성분의 증폭으로 인해 보간 된 일부 영상은 자연스럽지 못하는 문제점이 있다. 또한 연산량과 메모리 요구량이 상당히 높아 실시간이나 고속 구현에 어려움이 따른다. 본 논문에서 제안하는 방법은 단순한 샘플윈도우와 Direction Detector를 사용하여 보간 연산에 사용되는 참조 화소의 개수를 화질의 열화 없이 줄임으로써 연산량과 메모리 요구량을 획기적으로 줄였다. 또한 Bi-Linear 보간 방법을 선택적으로 적용함으로써 기존 방법에서 에러가 생기는 부분을 보완하였다. 컴퓨터 모의 실험 결과 기존의 LSE를 이용한 보간 방법 보다 주관적인 화질이나 객관적인 화질에서도 보다 나은 결과를 보여 주는 것을 확인하였다. Because of the high performance with the edge regions, the existing LSE(Least Square Estimation) method provides much better results than other methods. However, since it emphasizes not oがy edge components but also noise components, some part of interpolated images looks like unnatural. It also requires very high computational complexity and memory for implementation. We propose a new LSE interpolation method which requires much lower complexity and memory, but provides better performance than the existing method. To reduce the computational complexity, we propose and adopt a simple sample window and a direction detector to reduce the size of memory without blurring image. To prevent from emphasizing noise components, the hi-linear interpolation method is added in the LSE formula. The simulation results show that the proposed method provides better subjective and objective performance with love. complexity than the existing method.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼