http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
Modified Materka Model를 이용한 4H-SiC MESFET 대신호 모델링
이수웅,송남진,범진욱 한국전자파학회 2001 한국전자파학회논문지 Vol.12 No.6
Modified Materka-Kacprzak 대신호 MESFET(Metal Semiconductor Field Effect Transistor) model을 사용하여 4H-SiC MESFET의 대신호 모델링을 수행하였다. Silvaco사의 소자 시뮬레이터인 ATLAS를 사용하여 4H-SiC MESFET 소자 시뮬레이션을 수행하고, 이 결과를 modified Materka 대신호 모델을 사용하여 모델링 하였다. 시뮬레이션 및 모델링 결과는 -8 V의 pinch off 전압과 $V_{GS}$ =0 V, $V_{DS}$ =25 V에서 $I_{DSS}$270 mA/mm, $G_{m}$ =52.8 ms/mm를 얻을 수 있었고, 전력 특성 시뮬레이션을 통해 2GHz, $V_{GS}$ =-4V, $V_{DS}$ =25 V에서 10dB의 Gain과 34dBm(1 dB compression point)의 출력전력, 7.6W/mm의 전력밀도, 37%의 PAE(power added efficiency)를 얻을 수 있었다.다. 4H-SiC(silicon carbide) MESFET large signal model was studied using modified Materka-Kacprzak large signal MESFET model. 4H-SiC MESFET device simulation have been conducted by Silvaco\`s 2D device simulator, ATLAS. The result is modeled using modified Materka large signal model. simulation and modeling results are -8 V pinch off voltage, under V$\_$GS/=0 V, V$\_$DS/=25 V conditions, I$\_$DSS/=270 mA/mm, G$\_$m/=52.8 ms/mm were obtained. Through the power simulation 2 GHz, at the bias of V$\_$GS/-4 V md V$\_$DS/=25 V, 10 dB Gain, 34 dBm (1dB compression point)output porter, 7.6 W/mm power density, 37% PAE(power added efficiency) were obtained.7.6 W/mm power density, 37% PAE(power added efficiency) were obtained.d.
16M-Color LTPS TFT-LCD 디스플레이 응용을 위한 1:12 MUX 기반의 1280-RGB x 800-Dot 드라이버
김차동(Cha-Dong Kim),한재열(Jae-Yeol Han),김용우(Yong-Woo Kim),송남진(Nam-Jin Song),하민우(Min-Woo Ha),이승훈(Seung-Hoon Lee) 대한전자공학회 2009 電子工學會論文誌-SD (Semiconductor and devices) Vol.46 No.1
본 논문에서는 ultra mobile PC (UMPC) 및 휴대용 기기 시스템 같이 고속으로 동작하며 고해상도, 저전력 및 소면적을 동시에 요구하는 16M-color low temperature poly silicon (LTPS) thin film transistor liquid crystal display (TFT-LCD) 응용을 위한 1:12 MUX 기반의 1,280-RGB x 800-dot 70.78㎽ 0.13㎛ CMOS LCD driver IC (LDI) 를 제안한다. 제안하는 LDI는 저항 열 구조를 사용하여 고해상도에서 전력 소모 및 면적을 최적화하였으며 column driver는 LDI 전체 면적을 최소화하기 위해 하나의 column driver가 12개의 채널을 구동하는 1:12 MUX 구조로 설계하였다. 또한, 신호전압이 rail-to-rail로 동작하는 조건에서 높은 전압 이득과 낮은 소비전력을 얻기 위해 class-AB 증폭기 구조를 사용하였으며, 고화질을 구현하기 위해 오프셋과 출력편차의 영향을 최소화하였다. 한편, 최소한의 MOS 트랜지스터 소자로 구현된 온도 및 전원전압에 독립적인 기준 전류 발생기를 제안하였으며, 저전력 설계를 위하여 차세대 시제품 칩의 source driver에 적용 가능한 새로운 구조의 slew enhancement기법을 추가적으로 제안하였다. 제안하는 시제품 LDI는 0.13㎛ CMOS 공정으로 제작되었으며, 측정된 source driver 출력 정착 시간은 high에서 low 및 low에서 high 각각 1.016㎲, 1.072㎲의 수준을 보이며, source driver 출력 전압 편차는 최대 11㎷를 보인다. 시제품 LDI의 칩 면적은 12,203㎛ x 1,500㎛이며 전력 소모는 1.5V/5.5V 전원 전압에서 70.78㎽이다. This work proposes a 1,280-RGB x 800-dot 70.78㎽ 0.13㎛ CMOS LCD driver IC (LDI) for high-performance 16M-color low temperature poly silicon (LTPS) thin film transistor liquid crystal display (TFT-LCD) systems such as ultra mobile PC (UMPC) and mobile applications simultaneously requiring high resolution, low power, and small size at high speed. The proposed LDI optimizes power consumption and chip area at high resolution based on a resistor-string based architecture. The single column driver employing a 1:12 MUX architecture drives 12 channels simultaneously to minimize chip area. The implemented class-AB amplifier achieves a rail-to-rail operation with high gain and low power while minimizing the effect of offset and output deviations for high definition. The supply- and temperature-insensitive current reference is implemented on chip with a small number of MOS transistors. A slew enhancement technique applicable to next-generation source drivers, not implemented on this prototype chip, is proposed to reduce power consumption further. The prototype LDI implemented in a 0.13㎛ CMOS technology demonstrates a measured settling time of source driver amplifiers within 1.016㎲ and 1.072㎲ during high-to-low and low-to-high transitions, respectively. The output voltage of source drivers shows a maximum deviation of 11㎷. The LDI with an active die area of 12,203㎛ x 1,500㎛ consumes 70.78㎽ at 1.5V/5.5V.