http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.
변환된 중국어를 복사하여 사용하시면 됩니다.
이인용(In-Yong Lee),김창석(Chang-Seog Kim),문병철(Byung-Chul Moon),박재읍(Jae-Eup Park),오세문(Se-Mun Oh) 韓國雜草學會 2010 Weed&Turfgrass Science Vol.30 No.3
우리나라 농경지에서 발생하는 잡초 68과 433종에 대한 공통적이 약어(가치 KSWS code, the Korean Society Weed Science code)를 만들어 잡초연구자의 연구효율성을 증진시키고자 한다. 이들 약어는 이미 미국잡초학회에서 널리 사용되고 있는 Beyer code를 인용하여 한국 잡초 현황에 맞게 재구성하였다. KSWS code는 알파펫 5자로 구성되며, 속명에서 3자, 종소명에서 2자를 떼어내어 조합을 만들었다. 그리고 변이종이 있을 경우에는 속명의 1자, 변이종명의 1자로 KSWS code를 조합하였다. To increase of weed researches, abbreviations for Korean weeds name(tentatively named ‘KSWS code’, the Korean Society Weed Science code) of 433 species belonging to 68 families in arable land were suggested in this paper. The KSWS code was derived from Bayer code or/and modified. The KSWS code was composed of alphabetic 5 characters, namely 3 characters in generic name and 2 characters in specific name. And variable species’s KSWS code was 1 characters in generic name and 1 characters in variable name.
Faraday Cage를 이용한 900 MHz RFID 소형 LTCC 패키지 리더 안테나의 설계
김호용,문병인,임형준,이홍민,Kim, Ho-Yong,Mun, Byung-In,Lim, Hyung-Jun,Lee, Hong-Min 한국전자파학회 2007 한국전자파학회논문지 Vol.18 No.5
본 논문에서 제안된 패키지 안테나는 900 MHz RFID 대역에 적용하기 위하여 미엔더 라인과 단락 핀을 부설하고 LTCC(Low Temperature Cofired Ceramic) 층의 공동 내부에 RFID BGA(Ball Grid Array) 칩을 장착하였다. BGA 칩과 안테나 사이에 발생되는 커플링과 혼신을 감소시키기 위한 격리 특성을 확보하기 위하여 접지면과 비아 펜스를 부설하여 Faraday Cage를 구현하였다. 제안된 안테나는 낮은 주파수 대역에서 패키지 단계의 안테나 구현에 관점을 두었다. 제안된 안테나의 크기는 $13mm{\times}9mm{\times}3.51mm$이며, 측정된 안테나의 공진 주파수는 0.893 GHz, 임피던스 대역폭은 9 MHz, 최대 방사 이득은 -2.36 dBi를 나타내었다. In this paper, the proposed package antenna, which is meander line structure with short pin, is miniaturized to realize RF-SoP at 900 MHz RFID band. The RFID BGA(Ball Grid Array) chip is put in a cavity of LTCC Layers. The coupling and cross talk, which are happen between BGA chip and proposed package antenna, are reduced by faraday cage, which consists of ground and via fences, is realized to enhance the isolation between BGA chip and antenna. The proposed antenna structure is focused on the package level antenna realization at low frequency band. The novel proposed package antenna size is $13mm{\times}9mm{\times}3.51mm$. The measured resonance frequency is 0.893 GHz. The impedance bandwidth is 9 MHz. The maximum gain of radiation pattern is -2.36 dBi.
김창석(Chang-Seok Kim),문병인(Byung-In Mun),박명순(Myong-Soon Park) 한국정보과학회 1991 한국정보과학회 학술발표논문집 Vol.18 No.1
RISC 프로세서에서 다중 윈도우 레지스터 화일은 함수 Call/Return 시 레지스터들을 저장할때 생기는 memory traffic 을 줄이는데 매우 효과적인 것으로 알려져 있다. 그러나 다중 윈도우 레지스터 화일은 몇가지 단점을 가지는데 이들 단점들은 큰 칩 면적의 요구, context switch 시 메모리에 저장해야 하는 데이타 양의 증가, 프로세서 사이클 시간의 증가등이다. 본 논문에서는 다중 윈도우 기법의 이러한 단점을 완화시킬 수 있는 새로운 구조를 제안하였는데, 레지스터 화일의 레지스터중 매개변수 전달 부분은 dribble-back 형식으로, 지역 레지스터 부분은 고정크기 윈도우로 8 개의 윈도우를 갖도록 하였다. 이러한 구조의 레지스터 화일은 KORISC(KOrea univ, RISC)의 사양에 맞도록 설계되었다. 이의 구현은 SUN workstation(SPARC) 상에서 Magic 을 이용, 3-㎛ 공정규칙에 따라 layout 하는 중이다.
RISC 프로세서를 위한 On - Chip Instruction Cache의 설계
황진경(Jin-kyung Hwang),김창석(Chang-Suk Kim),문병인(Byung-In Mun),정재준(Jai-Joon Jung),박명순(Myong-Soon Park) 한국정보과학회 1990 한국정보과학회 학술발표논문집 Vol.17 No.2
본 논문에서는 RISC 프로세서를 위한 On-Chip Instruction Cache Memory의 설계에 대하여 논하였다. 본 On-Chip Instruction Cache는 그 크기가 512 byte이고 direct-mapped cache이며, 총 16개의 block을 가지고 있고 각 block은 8개의 sub-block으로 나뉘어져 sub-block 단위의 전송을 한다. Cache의 크기가 비교적 작고, sub-block 단위의 전송에 따른 예상되는 miss 율의 증가는 2-단계 cache 전략과, miss 시 fetch-back-3-word ’ 방법을 사용함으로써 완화 시킬 수 있으리라 기대된다. 본 cache는 128 × 32 bit 의 Instruction Array와 16 × 32 bit 의 Tag Array 가 모두 CMOS SRAM 으로 구성되었으며, direct-mapping 방식이므로 non-overlapped 2 phase clock 동안 빠른 miss/hit detect 및 명령어 접근이 가능하다. 이의 구현은 SUN workstation 상의 layout tool 인 Magic 으로 2-μ rule 공정 규칙에 따라 layout 하였다.