RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      컴퓨터공학 : 하드웨어 설계

      한글로보기

      https://www.riss.kr/link?id=M10411600

      • 저자
      • 발행사항

        서울: 大英社, 1990

      • 발행연도

        1990

      • 작성언어

        한국어

      • 주제어
      • KDC

        569.92 판사항(3)

      • DDC

        621.38195 판사항(19)

      • 자료형태

        일반단행본

      • 발행국(도시)

        서울

      • 서명/저자사항

        컴퓨터공학: 하드웨어 설계 / Mano [저]; 권영빈; 김준년 [共]譯

      • 원서명

        Computer engineering : hardware design

      • 형태사항

        10,511p.: 삽도; 26cm

      • 일반주기명

        참고문헌 수록
        저자의 Full name은 M. Morris Mano임

      • 소장기관
        • 국립중앙도서관 국립중앙도서관 우편복사 서비스
        • 동아대학교 도서관 소장기관정보
        • 서원대학교 도서관 소장기관정보
        • 조선대학교 도서관 소장기관정보
      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      목차 (Table of Contents)

      • 목차
      • 제1장 2진수와 코드 = 1
      • 1-1 디지털 컴퓨터 = 1
      • 1-2 진법 = 4
      • 1-3 산술 연산 = 9
      • 목차
      • 제1장 2진수와 코드 = 1
      • 1-1 디지털 컴퓨터 = 1
      • 1-2 진법 = 4
      • 1-3 산술 연산 = 9
      • 1-4 보수 = 13
      • 1-5 부호를 갖는 2진수 = 17
      • 1-6 10진코드 = 21
      • 1-7 알파뉴메릭 코드 = 26
      • 참고문헌 = 31
      • 연습문제 = 31
      • 제2장 디지털 회로 = 35
      • 2-1 2진 논리와 게이트 = 35
      • 2-2 부울대수 = 39
      • 2-3 표준형 = 47
      • 2-4 맵에 의한 간략화 = 53
      • 2-5 맵의 처리 = 63
      • 2-6 NAND 와 NOR 게이트 = 71
      • 2-7 Exculsive - OR 게이트 = 80
      • 2-8 집적회로 = 86
      • 참고문헌 = 91
      • 연습문제 = 91
      • 제3장 조합시스템 = 97
      • 3-1 서론 = 97
      • 3-2 분석 과정 = 98
      • 3-3 설계 과정 = 102
      • 3-4 산술 회로 = 108
      • 3-5 디코더 = 116
      • 3-6 인코더 = 121
      • 3-7 멀티플렉서 = 124
      • 3-8 표준 그래픽 기호 = 130
      • 참고문헌 = 139
      • 연습문제 = 139
      • 제4장 순서 논리 = 145
      • 4-1 서론 = 145
      • 4-2 래치 = 147
      • 4-3 플립 - 플롭 = 151
      • 4-4 분석과정 = 159
      • 4-5 D플립 - 플롭 = 166
      • 4-6 JK플립 - 플롭을 이용한 설계 = 172
      • 참고문헌 = 177
      • 연습문제 = 177
      • 제5장 레지스터와 카운터 = 182
      • 5-1 서론 = 182
      • 5-2 레지스터 = 183
      • 5-3 쉬프트 레지스터 = 187
      • 5-4 병렬 로드를 갖는 쉬프트 레지스터 = 192
      • 5-5 리플 카운터 = 197
      • 5-6 동기형 2진 카운터 = 202
      • 5-7 다른 동기형 카운터 = 213
      • 참고문헌 = 219
      • 연습문제 = 219
      • 제6장 메모리와 프로그래머블 논리 = 223
      • 6-1 서론 = 223
      • 6-2 랜덤 억세스 메모리 = 224
      • 6-3 메모리 디코딩 = 231
      • 6-4 에러의 검출 및 교정 = 239
      • 6-5 판독전용 메모리 = 242
      • 6-6 프로그래머블 논리 장치 = 248
      • 6-7 프로그래머블 논리 어레이 = 250
      • 6-7 프로그래머블 어레이 논리 = 254
      • 참고문헌 = 259
      • 연습문제 = 259
      • 제7장 레지스터 전송과 컴퓨터 공학 = 264
      • 7-1 서론 = 264
      • 7-2 레지스터 전송 = 266
      • 7-3 마이크로 동작 = 270
      • 7-4 버스 전송 = 278
      • 7-5 처리 장치 = 285
      • 7-6 산술 논리 장치(ALU) = 287
      • 7-7 쉬프트 장치 = 294
      • 7-8 제어 워드 = 297
      • 참고문헌 = 301
      • 연습문제 = 301
      • 제8장 제어 논리 설계 = 307
      • 8-1 서론 = 307
      • 8-2 마이크로 프로그램 제어 = 309
      • 8-3 처리장치의 제어 = 311
      • 8-4 마이크로 프로그램의 예 = 317
      • 8-5 설계의 예 : 2진 곱셈기 = 322
      • 8-6 곱셈기의 하드와이어 제어 = 326
      • 8-7 간단한 컴퓨터의 예 = 332
      • 8-8 간단한 컴퓨터의 설계 = 339
      • 참고문헌 = 347
      • 연습문제 = 347
      • 제9장 컴퓨터 명령어와 번지 지정 모드 = 352
      • 9-1 서론 = 352
      • 9-2 번지 영역 = 353
      • 9-3 번지지정 모드 = 356
      • 9-4 스택 구조 = 363
      • 9-5 데이타 전송 명령 = 369
      • 9-6 데이터 처리 명령 = 371
      • 9-7 부동 소숫점 동작 = 375
      • 9-8 프로그램제어 명령 = 380
      • 9-9 프로그램 인터럽트 = 384
      • 참고문헌 = 389
      • 연습문제 = 389
      • 제10장 중앙처리 장치의 설계 = 394
      • 10-1 서론 = 394
      • 10-2 연산논리 및 쉬프트 장치(ALSU) = 396
      • 10-3 처리 장치 = 399
      • 10-4 명령어 서식 = 404
      • 10-5 마이크로 명령어 서식 = 409
      • 10-6 마이크로 명령어의 예 = 419
      • 10-7 컴퓨터 주기의 마이크로 프로그램 = 421
      • 10-8 마이크로 프로그램 루틴 = 428
      • 10-9 제어장치 = 433
      • 참고문헌 = 440
      • 연습문제 = 440
      • 제11장 입력·출력과 통신 = 445
      • 11-1 서론 = 445
      • 11-2 입출력 인터페이스 = 446
      • 11-3 직렬 통신 = 452
      • 11-4 전송 모드 = 458
      • 11-5 우선순위 인터럽트 = 462
      • 11-6 직접 메모리 억세스(DMA) = 466
      • 11-7 다중 프로세서 시스템 = 471
      • 참고문헌 = 478
      • 연습문제 = 478
      • 제12장 메모리 관리 = 481
      • 12-1 메모리의 계층 구조 = 481
      • 12-2 파이프라인 처리 = 483
      • 12-3 연상 메모리 = 487
      • 12-4 캐쉬 메모리 = 491
      • 12-5 가상 메모리 관리 = 496
      • 참고문헌 = 500
      • 연습문제 = 500
      • 찾아보기 = 502
      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼