RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      KCI등재

      SiGe HBT의 Current Gain 특성 향상

      한글로보기

      https://www.riss.kr/link?id=A103326065

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      초고속 RF IC의 핵심소자인 SiGe 에피텍시층을 가진 이종양극트란지스터(hetero junction bipolar transistor: HBT)를 0.35㎛급 Si-Ge BiCMOS공정으로 제작하였다. 낮은 VBE영역에서의 current gain의 선형성을 향...

      초고속 RF IC의 핵심소자인 SiGe 에피텍시층을 가진 이종양극트란지스터(hetero junction bipolar transistor: HBT)를 0.35㎛급 Si-Ge BiCMOS공정으로 제작하였다. 낮은 VBE영역에서의 current gain의 선형성을 향상시키기 위하여 SiGe 에피텍시층의 결함밀도를 감소시킬 수 있는 캐핑실리콘의 두께와 EDR 온도의 최적화 공정조건을 알아보았다. 캐핑 실리콘의 두께를 200Å과 300Å으로 나누고 초고속 무선통신에서 요구되는 낮은 노이즈를 위한 EDR(Emitter Drive-in RTA)의 온 도와 시간을 900~1000℃, 0~30 sec로 각각 변화시키면서 최적조건을 확인하였다 실험범위 내에서의 최적공정조건은 300A의 capping 실리콘과 975℃~30sec의 EDR 조건을 확인하였다.

      더보기

      다국어 초록 (Multilingual Abstract)

      We fabricated SiGe BiCMOS devices, which are important for ultra high speed RF IC chips, by employing 0.35 ㎛ CMOS process. To meet with the requirement of low noise level with linear base leakage current at low VBE region, we try to minimize polysil...

      We fabricated SiGe BiCMOS devices, which are important for ultra high speed RF IC chips, by employing 0.35 ㎛ CMOS process. To meet with the requirement of low noise level with linear base leakage current at low VBE region, we try to minimize polysilicon/silicon silicon interface traps by optimizing capping silicon thickness and EDR(emitter drive-in RTA) temperature. We employed 200Å and 300Å-thick capping silicon, and varied the EDR process condition at temperature of 900~1000℃, and time of 0~30 sec at a given capping silicon thickness. We investigated current gain behavior at each process condition. We suggest that optimum EDR process condition would be 975℃~30 sec with 300 Å-thick capping silicon for proposed 0.35 ㎛-Sifle HBT devices.

      더보기

      동일학술지(권/호) 다른 논문

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼