RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      DC 유형의 에너지 자원을 활용한 저전력 에너지 하베스팅 시스템

      한글로보기

      https://www.riss.kr/link?id=A106440782

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      본 논문에서는 DC 유형의 에너지 자원을 활용한 저전력 에너지 하베스팅 시스템 회로에 대해 기술한다. 설계된 회로는 열전소자나 광전소자로부터 수확된 에너지를 변환하여 저장 커패시터...

      본 논문에서는 DC 유형의 에너지 자원을 활용한 저전력 에너지 하베스팅 시스템 회로에 대해 기술한다. 설계된 회로는 열전소자나 광전소자로부터 수확된 에너지를 변환하여 저장 커패시터에 저장한다. 제안된 회로는 크게 MPPT 인터페이스 회로와 DC-DC 변환기로 구성된다. MPPT 인터페이스 회로는 에너지 유형(빛, 열)에 따라 MPPT(Maximum Power Point Tracking) 동작을 통해 최대 전력을 수확한다. DC-DC 변환기는 MPPT 인터페이스를 통해 수확되는 에너지를 Buck-Boost 하여 커패시터에 저장한다. 제안된 회로는 0.35㎛ CMOS 공정으로 설계하였고, 설계된 칩 면적은 1531㎛ x 1212㎛ 이다.

      더보기

      다국어 초록 (Multilingual Abstract)

      This paper describes a low-power energy harvesting system for DC-type energy sources. The designed circuit converts the energy harvested from thermoelectric or photovoltaic devices, and then, store it into a storage capacitor. The proposed circuit con...

      This paper describes a low-power energy harvesting system for DC-type energy sources. The designed circuit converts the energy harvested from thermoelectric or photovoltaic devices, and then, store it into a storage capacitor. The proposed circuit consists of an MPPT interface circuit and a DC-DC buck-boost converter. The MPPT interface circuit harvests maximum available power from input sources through MPPT(Maximum Power Point Tracking) operation according to the energy type (thermoelectric, photovoltaic). The DC-DC converter performs boost or buck conversion with the energy harvested through the MPPT interface, and store the converted energy into a storage capacitor. The proposed circuit is designed with 0.35㎛ CMOS process, and the designed chip area is 1531㎛ x 1212㎛.

      더보기

      목차 (Table of Contents)

      • 요약
      • ABSTRACT
      • Ⅰ. 서론
      • Ⅱ. 회로설계
      • Ⅲ. 모의실험 결과
      • 요약
      • ABSTRACT
      • Ⅰ. 서론
      • Ⅱ. 회로설계
      • Ⅲ. 모의실험 결과
      • Ⅳ. 결론
      • References
      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼