RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      디지털 디스플레이포트 IC 설계 = A Design of IC for Digital Displayport

      한글로보기

      https://www.riss.kr/link?id=A82695566

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      다국어 초록 (Multilingual Abstract)

      This technology solves the wide bandwidth and the high resolution requiring for the future wide-screen display system, is the new display standard which can integrate various display interface such as analog VGA, digital OVI etc. The goal of this rese...

      This technology solves the wide bandwidth and the high resolution requiring for the future wide-screen display system, is the new display standard which can integrate various display interface such as analog VGA, digital OVI etc. The goal of this research is a design of Displayport IC for that standard. The developed IC would use at the transmit part and receive part of the display interfaces. And then it is expected that this IC will replace the current digital display interfaces after a few years.

      더보기

      국문 초록 (Abstract)

      본 기술은 미래 대화면 디스플레이의 인터페이스에 필요한 광대역과 고해상도 문제를 해결하고, 현재와 같이 아날로그 VGA 및 디지털 DVI 등 여러 디스플레이 인터페이스를 하나로 통합할 수 ...

      본 기술은 미래 대화면 디스플레이의 인터페이스에 필요한 광대역과 고해상도 문제를 해결하고, 현재와 같이 아날로그 VGA 및 디지털 DVI 등 여러 디스플레이 인터페이스를 하나로 통합할 수 있는 새로운 표준이다. 이를 실현하는 디스플레이 포트 IC 설계가 연구목표이다. 개발한 IC는 디스플레이 인터페이스의 송신장치 및 수신장치에 각각 사용되어 앞으로 수년 내에 디지털 디스플레이 인터페이스를 대체할 것으로 전망되고 있다.

      더보기

      목차 (Table of Contents)

      • Ⅰ. 서론 3
      • Ⅱ. 디스플레이포트 규격 5
      • 가. DisplayPort 구성 5
      • 1) Main link 6
      • 2) AUX channel 7
      • Ⅰ. 서론 3
      • Ⅱ. 디스플레이포트 규격 5
      • 가. DisplayPort 구성 5
      • 1) Main link 6
      • 2) AUX channel 7
      • 3) 계층화/모듈화 구조 8
      • 나. 링크 계층 9
      • 1) 동기전송 서비스 9
      • 가) 소스 디바이스에서 메인 스트림의 메인 링크 레인으로 매핑 9
      • 나) 싱크 디바이스에서 스트림 재구성 11
      • 2) AUX 채널의 상태 12
      • 3) AUX 채널 서비스 14
      • 다. 물리 계층 15
      • 가) AUX 채널 16
      • 나) 메인 링크 16
      • Ⅲ. 회로설계 및 고찰 20
      • Ⅳ. 결론 24
      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼