RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      KCI등재

      내장 메모리를 위한 프로그램 가능한 자체 테스트 = Programmable Memory BIST for Embedded Memory

      한글로보기

      https://www.riss.kr/link?id=A76273675

      • 0

        상세조회
      • 0

        다운로드
      서지정보 열기
      • 내보내기
      • 내책장담기
      • 공유하기
      • 오류접수

      부가정보

      국문 초록 (Abstract)

      메모리 기술이 발달함에 따라 메모리의 집적도가 증가하게 되었고, 이러한 변화는 구성요소들의 크기를 작아지게 만들고, 고장의 감응성이 증가하게 하였다. 그리고 고장은 더욱 복잡하게 ...

      메모리 기술이 발달함에 따라 메모리의 집적도가 증가하게 되었고, 이러한 변화는 구성요소들의 크기를 작아지게 만들고, 고장의 감응성이 증가하게 하였다. 그리고 고장은 더욱 복잡하게 되었다. 또한, 칩 하나에 포함되어있는 저장 요소가 늘어남에 따라 테스트 시간도 증가하게 되었다. 그리고 SOC 기술의 발달로 대용량의 내장 메모리를 통합할 수 있게 되었지만, 테스트과정이 복잡하게 되어 외부 테스트 환경에서는 내장 메모리를 테스트하기 어렵게 되었다. 본 논문에서 제안하는 테스트 구조는 내장 테스트를 사용하여 외부 테스트 환경 없이 테스트가 가능하다. 제안하는 내장 테스트 구조는 다양한 알고리즘을 적용 가능하므로, 생산 공정의 수율 변화에 따른 알고리즘 변화에 적용이 가능하다. 그리고 메모리에 내장되어 테스트하므로, At-Speed 테스트가 가능하다. 즉, 다양한 알고리즘과 여러 형태의 메모리 블록을 테스트 가능하기 때문에 높은 효율성을 가진다.

      더보기

      다국어 초록 (Multilingual Abstract)

      The density of Memory has been increased by great challenge for memory technology. Therefore, elements of memory become more smaller than before and the sensitivity to faults increases. As a result of these changes, memory testing becomes more complex...

      The density of Memory has been increased by great challenge for memory technology. Therefore, elements of memory become more smaller than before and the sensitivity to faults increases. As a result of these changes, memory testing becomes more complex. In addition, as the number of storage elements per chip increases, the test cost becomes more remarkable as the cost per transistor drops. Recent development in system-on-chip (SOC) technology makes it possible to incorporate large embedded memories into a chip. However, it also complicates the test process, since usually the embedded memories cannot be controlled from the external environment. Proposed design doesn't need controls from outside environment, because it integrates into memory. In general, there are a variety of memory modules in SOC, and it is not possible to test all of them with a single algorithm. Thus, the proposed scheme supports the various memory testing process. Moreover, it is able to At-Speed test in a memory module. consequently, the proposed is more efficient in terms of test cost and test data to be applied.

      더보기

      목차 (Table of Contents)

      • 요약
      • Abstract
      • Ⅰ. 서론
      • Ⅱ. 기존 연구
      • Ⅲ. 제안하는 프로그램 가능한 내장 자체 테스트
      • 요약
      • Abstract
      • Ⅰ. 서론
      • Ⅱ. 기존 연구
      • Ⅲ. 제안하는 프로그램 가능한 내장 자체 테스트
      • Ⅳ. 실험 결과
      • Ⅴ. 결론
      • 참고문헌
      • 저자소개
      더보기

      참고문헌 (Reference)

      1 "Towards a uniform notation for memory tests" 420-427, 1996

      2 "The state-of-art and future trends in testing embedded memories" 54-59, 2004

      3 "RAM testing algorithms for detecting multiple linked faults" 435-439, 1996

      4 "On programmable memory built-in self test architectures" 708-713, 1999

      5 "March SS: A Test for All Static Simple RAM Faults" 95-100, 2002

      6 "FSM-Based Programmable Memory BIST with Macro Command" 72-75, 2005

      7 "Designing built-in self-test circuits for embedded memories test" 315-318, 2000

      8 "Built-in test for RAMs IEEE Design & Test of Computers" 29-36, aug1988

      9 "A tutorial on built-in self-test IEEE Design & Test of Computers" Principles 73-82,

      10 "A tutorial on built-in self-test IEEE Design & Test of Computers" Principles 69-77,

      1 "Towards a uniform notation for memory tests" 420-427, 1996

      2 "The state-of-art and future trends in testing embedded memories" 54-59, 2004

      3 "RAM testing algorithms for detecting multiple linked faults" 435-439, 1996

      4 "On programmable memory built-in self test architectures" 708-713, 1999

      5 "March SS: A Test for All Static Simple RAM Faults" 95-100, 2002

      6 "FSM-Based Programmable Memory BIST with Macro Command" 72-75, 2005

      7 "Designing built-in self-test circuits for embedded memories test" 315-318, 2000

      8 "Built-in test for RAMs IEEE Design & Test of Computers" 29-36, aug1988

      9 "A tutorial on built-in self-test IEEE Design & Test of Computers" Principles 73-82,

      10 "A tutorial on built-in self-test IEEE Design & Test of Computers" Principles 69-77,

      더보기

      동일학술지(권/호) 다른 논문

      동일학술지 더보기

      더보기

      분석정보

      View

      상세정보조회

      0

      Usage

      원문다운로드

      0

      대출신청

      0

      복사신청

      0

      EDDS신청

      0

      동일 주제 내 활용도 TOP

      더보기

      주제

      연도별 연구동향

      연도별 활용동향

      연관논문

      연구자 네트워크맵

      공동연구자 (7)

      유사연구자 (20) 활용도상위20명

      인용정보 인용지수 설명보기

      학술지 이력

      학술지 이력
      연월일 이력구분 이력상세 등재구분
      2014-01-21 학회명변경 영문명 : The Institute Of Electronics Engineers Of Korea -> The Institute of Electronics and Information Engineers
      2012-09-01 평가 학술지 통합(등재유지)
      2011-01-01 평가 등재학술지 유지(등재유지) KCI등재
      2009-01-01 평가 등재학술지 유지(등재유지) KCI등재
      2007-10-04 학술지명변경 한글명 : 전자공학회논문지 - SD</br>외국어명 : SemiconductorandDevices KCI등재
      2007-01-01 평가 등재학술지 유지(등재유지) KCI등재
      2005-01-01 평가 등재학술지 유지(등재유지) KCI등재
      2002-07-01 평가 등재학술지 선정(등재후보2차) KCI등재
      2000-01-01 평가 등재후보학술지 선정(신규평가) KCI등재후보
      더보기

      이 자료와 함께 이용한 RISS 자료

      나만을 위한 추천자료

      해외이동버튼