RISS 학술연구정보서비스

검색
다국어 입력

http://chineseinput.net/에서 pinyin(병음)방식으로 중국어를 변환할 수 있습니다.

변환된 중국어를 복사하여 사용하시면 됩니다.

예시)
  • 中文 을 입력하시려면 zhongwen을 입력하시고 space를누르시면됩니다.
  • 北京 을 입력하시려면 beijing을 입력하시고 space를 누르시면 됩니다.
닫기
    인기검색어 순위 펼치기

    RISS 인기검색어

      검색결과 좁혀 보기

      선택해제

      오늘 본 자료

      • 오늘 본 자료가 없습니다.
      더보기
      • 무료
      • 기관 내 무료
      • 유료
      • ODC 연산을 이용한 UART 저전력 회로 구현

        양현미(Hyeon-Mi Yang),김세호(Sea-Ho Kim),박근식(Keun-Sik Park),김태근(Tae-Gun Km),김희석(Hi-Seok Kim) 한국정보기술학회 2009 Proceedings of KIIT Conference Vol.2009 No.-

        본 논문에서는 RTL레벨에서 적용 가능한 ODC연산을 사용하여 저전력 UART 설계를 하였다. ODC 연산은 동기식 논리 시스템에서 데이터패스의 출력으로부터 레지스터까지 Don't Care 조건을 추정하여 저전력 설계에 적용 할 수 있다. 본 논문에서는 ODC 연산의 결과를 이용하여 마이크로프로세서의 UART 블록에 적용하였다. 실험 결과 ODC연산적용 전과 비교하여 30%정도의 소비전력 감소결과를 구하였다. In this paper, a sample design of UART using ODC(Observability Don't Care) computation that is one of methods for Clock Gating applicable at the register transfer level(RTL). The ODC computation Method is applied at the point that estimate the value considering Don't Care Conditions from output of datapath to registers using clock in logic system. Using modified this value, this paper shows the results of reduce consumption power due to controlling clock that was supplied at registers. In Experimental results, ODC computation Method reduce power reductions of around 30% respectively.

      연관 검색어 추천

      이 검색어로 많이 본 자료

      활용도 높은 자료

      해외이동버튼